miércoles, 2 de julio de 2008

INFORME DE TRANSISTORES Y CIRCUITOS INTEGRADOS

1N4001

Características

1N4001 / L - 1N4007 / L

Rectificador 1.0A

Máximo Valoración y características eléctricas @ TA = 25 C salvo que se especifique
Difundido Junction

Alta capacidad de corriente con interés y baja caída de voltaje

Oleada de sobrecarga de 30A Calificación Peak


Baja inversa de fuga

Finalizar libre de plomo, Compatible con RoHS (nota 4)

Datos mecánicos
Asunto: DO-41, A-405


Material: plástico moldeado. Inflamabilidad UL Clasificación Clasificación 94V-0 Humedad Sensibilidad: Nivel 1 por J-STD-020C Terminales: Terminar - Bright Tin. Plated lleva por Solderable MIL-STD-202, Método 208 Polaridad: catódicos banda Posición de montaje: Todo Información para pedidos: véase la última página


Calificación: Tipo número


Peso: DO-41 0,30 gramos (aproximadamente) A-405 0,20 gramos.
















CY2305

El CY2305 sin retraso de amortiguación El CY2305 es un 3,3 voltios, cinco de salida sin retraso en un buffer 8-pin de 150 mil SOIC paquete. Esta parte está destinada a buffering un reloj en cinco relojes de buffering para el bus PCI o cuatro relojes para su uso con 1 módulo de memoria SDRAM. El CY2305 es el más simple y más fáciles de utilizar una parte a la demora Cypress cero buffer familia. Para una discusión de las características especiales de la CY2305 ver las características especiales de la sección nota de esta solicitud, o para la las especificaciones completas en el CY2305 por favor refiérase a la CY2305/CY2309 hoja de datos.


El CY2309 es un 3,3 voltios, nueve de salida sin retraso en un buffer 16-pin de 150 mil SOIC paquete. Esta parte está destinada a buffering un reloj en 9 relojes para PCI buffering u ocho relojes para su utilización con 2 módulos SDRAM. Para completar las especificaciones por favor consulte la ficha de datos de CY2305/CY2309. El CY2309 tiene varias opciones para cerrar la salida bancos o cerrar completamente la parte a conservar el poder. Como se muestra en el cuadro siguiente, las entradas S1 y S2 de control que la producción impulsada por los bancos y el estado del PLL. Tú se dará cuenta de que la CLKOUT salida es siempre impulsada. Esto es porque el PLL debe tener la CLKOUT pin con el fin de funcionamiento para mantener la fase de bloqueo. El CY2309 también entrar en una potencia hacia abajo si el estado de referencia de entrada se detiene tal como se describe en el "Características especiales de los Cypress sin retraso de búferes".







PC87306

SuperI / OTM reforzada Sidewinder Lite Disquete de controlador, controlador de teclado, Real-Time Clock, Dual UARTs, interfaz de infrarrojos, IEEE 1284 puerto paralelo, y la interfaz IDE


Descripción General.

El PC87306 es un solo chip que incorpora una solución de teclado y PS/2É Mouse Controller (KBC), Real Time Clock (RTC) y más comúnmente usado periféricos de E / S en ISA, EISA y MicroChannelÉ computadoras basadas en. Además de KBC y la RTC, un Floppy Disk Controller (FDC), dos presentó UARTs, una compatible IEEE 1284 puerto paralelo y tod
a la lógica de control necesarias para una interfaz IDE proporciona apoyo a las más comúnmente utilizadas periféricos de E / S. Norma PC-Até dirección de decodificación para todos los periféricos, un conjunto de configuración de los registros, y dos seleccionable por el usuario selecciona chip también se aplican a este alto grado de integración de miembro la SuperI / O la familia. Las funciones avanzadas y de alta integración de la PC87306 resultado en varios beneficios para los bajos costo y alto rendimiento de los sistemas. Placa de circuito impreso espacio el ahorro, menor número de componentes en la placa base y la compatibilidad con los últimos estándares de la industria son los periféricos sólo unos pocos de los beneficios de utilizar un PC87306. KBC El software es totalmente compatible con el microcontrolador 8042AH. Contiene sistema de calendario, la lógica de control, la costumbre ROM de la memoria del programa, los datos de memoria RAM y 18 programables Líneas de E / S necesarias para la aplicación dedicada las funciones de control. Se trata de un eficiente controlador que utiliza predominantemente instrucciones de un solo byte con soporte para binarios y BCD aritmética y una amplia capacidad de manipulación de bits.


HY514264B


Esta familia es un poco 4M RAM dinámica organizada 262144 x 16-bit con la configuración de CMOS DRAM. El circuito y el proceso permitir el diseño de este dispositivo para lograr un alto rendimiento y baja potencia de disipación. Características opcionales son el tiempo de acceso (50, 60 o 70ns), tipo de paquete (SOJ o TSOP-II) y el consumo de energía (normal o de baja potencia con la libre refrescar). Hyundai's diseño de circuitos avanzados de tecnología de proceso y permitir que este dispositivo para la consecución de un alto ancho de banda, bajo consumo de energía y alta confiabilidad.

CARACTERÍSTICAS
Datos ampliados a cabo la operación
Read-modificar-escribir Capacidad
2/CAS Insumos para la superior e inferior byte de control.
TTL compatible entradas y salidas.
/ CAS-before-/RAS, / RAS-solamente, y Oculto Autónomos capacidad de actualización.
Max. Disipación de potencia activa.
Estándar JEDEC pinout - 40-pin plástico SOJ (400mil)
40/44-pin Plástico TSOP-II (400mil) -
Única fuente de alimentación de 5 V ± 10% -
Early Escribir o permitir la salida controlada escribir.










No hay comentarios: